Die Vorlesung "Rechnerarchitektur" befasst
sich mit dem Pfad vom elektronischen Bauelement zum
Digitalrechner. Ausgehend von schaltalgebraischen Beschreibungen
werden Techniken für den Entwurf und die Analyse kombinatorischer
Schaltungen und sequentieller Automaten vorgestellt. Darauf aufbauend
werden Verfahren zur Kodierung von Zahlen und Zeichen, Schaltungen der
Computer-Arithmetik sowie die Architektur von Rechnern und Prozessoren
beschrieben. Am Beispiel der Intel-Architektur erfolgt eine Einführung
in die Assembler-Programmierung. Die Übungen zur Vorlesung enthalten
neben theoretischen Aufgaben auch kleinere Projekte zur Entwicklung
von Assembler-Programmen für Intel-Prozessoren.
| Frequency | Weekday | Time | Format / Place | Period | |
|---|---|---|---|---|---|
| weekly | Mi | 10-12 | H5 | 03.04.-14.07.2006 | |
| one-time | Di | 10-12 | H14 | 18.07.2006 |
| Date | Time | Format / Room | Comment about examination |
|---|---|---|---|
| Tuesday, July 18, 2006 | 10-12 | H14 | Anmeldung vom 29.5.-20.6. über http://www.ti.uni-bielefeld.de/html/teaching/ |
| Wednesday, October 11, 2006 | 10-12 | H12 | Nachklausur |
Hide passed examination dates <<
| Degree programme/academic programme | Validity | Variant | Subdivision | Status | Semester | LP | |
|---|---|---|---|---|---|---|---|
| Bioinformatik und Genomforschung / Bachelor | (Enrollment until SoSe 2011) | Pflicht | unbenotet nur für "BIG alt"; 5LP V+Ü | ||||
| Kognitive Informatik / Bachelor | (Enrollment until SoSe 2011) | Rechnerarchitektur | Pflicht | 2. | 5 | unbenotet 5 LP (V+Ü) | |
| Naturwissenschaftliche Informatik / Bachelor | (Enrollment until SoSe 2011) | Rechnerarchitektur | Pflicht | 2. | 5 | unbenotet 5 LP (V+Ü) | |
| Studieren ab 50 | |||||||
| Veranstaltungen für Schülerinnen und Schüler |